发布时间:2025-12-15 09:54:29 来源:电子pg游戏平台模拟器
在互联网无线通讯体系中,超短波/短波电台和多频段电台对外供给非规范的K接口供用户数据接入运用;传统的K接口数据接入传输体系选用双绞线作为传输介质,现需求需求将K接口数据承载到光纤中进行传输并与其他常用事务进行集成,以进步事务传输功率。
K接口是一种单路有线kb/s等多种作业速率,传输进程运用平衡线对以基带全双工方法传输,信号调制方法选用二相差分编码。K接口具有接入方法灵敏、抗干扰才能强、事务功用多和保护运用快捷等长处。一起,为完结语音和IP事务数据以无线的方法接入互联网,要规划K接口通讯单元与各类电台进行数据交互,也为了更好的进步传输间隔和保护功率,需规划将K接口信息承载到光纤中进行通讯。
传统的K接口事务大多承载到RJ45接口上,其选用双绞线作为介质进行传输,受此影响,在有些状况或环境顶用k接口传输设备,不能用实线接入比方要求屏蔽、要求电磁防护等级高的场所;而特别两个k口设备间间隔远,存在传输速率下降或不能联通的问题,此刻用户终端和体系主机之间的通讯间隔超出原有规划保证规模,不能够满足需求,研讨规划将K接口事务承载到光纤中进行传输对错常有必要的。
1、FPGA原理。FPGA芯片首要由7部分完结,别离为:可编程输入输出单元(IOB)、根本可编程逻辑单元、完好的时钟办理、嵌入块式RAM、丰厚的布线资源、内嵌的底层功用单元和内嵌专用硬件模块。本方案FPGA选用Spartan-3A系列的XC3S700A,其具有本钱低、可靠性高、逻辑资源丰厚的特色。其根本特点为700K逻辑门,1472个CLBs,5888个Slices,92Kb分布式RAM,360kB集成RAM,8个DC-Ms,能够为为高容量、本钱灵敏类运用供给超低本钱、高性能的逻辑解决方案。2、MT9172芯片原理。K接口的物理层处理选用了数字网络接口芯片MT9172(简称DNIC),该芯片选用自适应回波抵消技能,可在单对线路上完结全双工数字传输,传输速率可选为80kbit/s或160kbit/s,一般的双绞线B+D数据格局相兼容。其内部,具有帧同步析取和时钟析取才能,可为外部电路供给时钟。MT9172具有多种操作形式,可经过引脚MSO-2挑选,两种首要操作形式为MOD(透传形式)和DN(数字网络)形式。MOD形式速率可选为80/160kbit。在DN形式时,线路依照ISDN(归纳事务数字网)格局传输B、D通道数据,速率可选为80/160kbit。DN形式时,CD口和DV口为规范的串行总线接口(ST-BUS),而且,在MOD形式,CD口和DV口以80kbit/s或160kbit/s的速率透传串行数据。其他形式包含:主、从、单口、双口形式,主从形式时,时刻基准和帧同步信号由外部供给或从线路提取。双口形式时,CD口和DV口都活动,单口形式时,CD口不活动,一切信息经过DV口传输。关于线路上两个DNIC,有必要别离设置为主、从,MOD形式下只要双口形式。本规划中MT9172作业在形式1,为透传形式(MOD)、主形式。其他装备选用默许形式2装备,此刻,DNIC速率装备为160kbit/s,预扰码器、确诊寄存器复位等功用悉数不使能。其间,时钟锁相环路的时钟改用了8.092MHz,K口实践在做的作业于128Kbit/s。体系端DV口及相应的时钟接入FPGA,通明数据经FPGA处理后分为数据和语音,经过FPGA内部缓存,时隙再分配后由TDM口发送出去。
本规划方案中FPGA与MT9172之间经过DV接口进行全双工串行数据收发,该接口的数据收发别离同步于发送时钟和接纳时钟,发送时钟和接纳时钟由MT9172供给,都为128KBPS。FPGA应该要根据K接口协议完结与短波电台/超短波电台K口间的链路同步、环路信令交互、对通明数据准时隙接纳、缓存、发送的作业,规划在ISE14环境下,选用VHDL言语编程完结。本方案FPGA逻辑功用首要包含:
本规划中FPGA逻辑规划要害点为链路同步检测、环路信令交流和TDM数据收发。链路同步检测中要害规划包含数据接纳寄存器、计数器、同步检测模块;环路信令交流要害规划包含环路信令寄存器、状况转化模块、数据FIFO。
本方案规划将K接口事务承载到光纤之中进行通讯,既保留了K接口原有的接入方法灵敏、抗干扰才能强、事务功用多和保护运用快捷等长处,又大大延长了传统K接口在双绞线中传输的通讯间隔,并进步了抗干扰性,便利用户进行大规模的运用,契合事务IP化的开展的新趋势。
上一篇: 广东优力普请求同轴交换机专利进步可靠性
下一篇: 音频基础知识-中|盖世大学堂智能座舱系列知识讲解